您的位置:首页 > 科技 > 能源 > 动态网站建设与管理_全国企业查询系统官网_苏州关键词seo排名_产品如何做网络推广

动态网站建设与管理_全国企业查询系统官网_苏州关键词seo排名_产品如何做网络推广

2024/11/17 13:15:52 来源:https://blog.csdn.net/FPGA_ADDA/article/details/143282615  浏览:    关键词:动态网站建设与管理_全国企业查询系统官网_苏州关键词seo排名_产品如何做网络推广
动态网站建设与管理_全国企业查询系统官网_苏州关键词seo排名_产品如何做网络推广

      基于ZU11EG或者ZU19EG的高性能双FMC 光纤PCIE载板是一款高性能的FMC/FMC+载板。板载 1 个 HPC 形式的FMC 连接器和 1 个HSPC 形式的FMC+连接器。板卡选用了 1 片Zynq UltraScale+ MPSoC 家族的XCZU19EG-2FFVC1760 芯片作为主控。

其 PS 和PL 各搭配 1 组 9 颗 8bit 1GB 的DDR4-2400 的SDRAM(其中一颗作为ECC 校验), PS 端还搭配了 2 颗 512Mb 的SPI Flash。板卡还支持其他丰富的各种接口,一个 M.2 的 SATA SSD 接口,一个 eMMC 接口(也可配置成其他接口),一个 Micro SD 卡槽,一个标准 RJ45 的千兆网口, 一个Mini USB 转接 UART 接口,1 个Micro USB 转接JTAG 下载口,1 个SSMC 形式的外部时钟输入接口,一个USB3.0 接口,一个 DB9 串口,一个 4pin 的CAN BUS 接口,一个Mini DP 输出口。

2 个QSFP28(zQSFP+)的光纤口,1 个J30J 形式的 13 路 3.3V 标准GPIO 接口,1 个SSMC 的普通IO 口(也可作为 RF 信号输入),和 1 个 8pin 排针形式的PS 端预留的 6 路 1.8V 的IO 扩展口,可定义为GPIO/CAN/UART/IIC/SPI/PJTAG 等接口。还有一个高速扩展口,可以支持x8 的PCIe 3.0 协议,SRIO 或者 AURORA 协议。

 

 

通过 1 个HPC 的标准FMC (VITA 57.1)接口和 1 个HSPC 形式的FMC+(VITA57.4)接口向外部提供丰富、高速且可配置的数字I/O 资源,其中FMC 可提供 72 对高速差分线(含 2 对差分时钟线)、8 组共 16 对超高速 DP 差分对及 2 对超高速差分时钟线;

FMC+可提供 84 对高速差分线(含 4 对差分时钟线)、1 组共 2 对参考时钟线、1 组共2 对同步时钟线、24 组共 48 对超高速 DP 差分对及 6 对超高速差分时钟线。客户可以根据应用需求灵活地选择 FMC 子卡或者 FMC+子卡,比如ADC 子卡、DAC 子卡以及光纤子卡等。同时可支持 Windows,Linux 上位 机驱动。便于构建灵活、高效的开发及使用环境。

应用:

  • FPGA 信号处理
  • 实时多算法处理的在线测试验证
  • 测试测量快速环境搭建
  • 无线、国防应用 

产品特性:

  • FPGA 默认为XCZU19EG-2FFVC1760,提供高性价比的丰富的逻辑资源;
  • FPGA 也可根据需要选择 XCZU17EG-FFVC1760 或者XCZU11EG- FFVC1760;
  • 提供 1 路 FMC 标准(VITA 57.1)子卡接口,包括 72 对高速差分线(含 2 对差分时钟线)、8 组共 16 对超高速 DP 差分对及 2 对超高速差分时钟线;
  • 提供 1 路 FMC+标准(VITA 57.4)子卡接口,包括 84 对高速差分线(含 4 对差分时钟线)、1 组共 2 对参考时钟线、1 组共 2 对同步时钟线、24 组共 48 对超高速DP 差分对及 6 对超高速差分时钟线;
  • 板载 2 组共 16+2GB 2400 的高速DDR4 缓存,单组最高可支持32+4GB;
  • 板载 2 颗 4bit 512Mb 的SPI Flash 组配成 8bit 加载程序;
  • 板载 1 个 2x10 形式的eMMC 接口(可配置成其他接口);
  • 板载 1 个 Micro SD 接口;
  • 支持Mini USB 转UART 串口通信;
  • 支持Micro USB 转JTAG 调试接口;
  • 板载 1 个 DB9 形式的串口;一个 4pin 的CAN BUS 接口; 
  • 1 个J30J 形式的 13 路GPIO 接口;1 个 8pin 的 6 路IO 扩展口
  • (可配置成其他接口);1 个SSMC 的普通IO 口(也可作为RF 信号输入);

  • 一个M.2 的SATA SSD 接口,长度支持 2260/2280/22110;
  • 一个Mini DP 接口;
  • 一个RJ45 千兆网口;
  • 一个USB3.0 接口;
  • 一个SSMC 形式的外部时钟输入接口;
  • 2 个能稳定支持到最快 64Gbps 的QSFP28(zQSFP+)接口;
  • 板载一个能支持 x8 的PCIe 3.0 协议,SRIO 或者AURORA 协议的高速扩展口;
  • 12V 直流供电接口;
  • 支持功耗和温度检测功能;
  • 通用驱动库及开发程序包,支持多种操作系统;

系统主要由 FMC 和FMC+模块、FPGA 控制模块、DDR 存储模块、配置电路模块、电源模块以及其他接口模块等部分组成。FPGA 控制模块默认为XCZU19EG-2FFVC1760,通过 FMC 接口向外部提供 72 对高速差分线(含 2 对差分时钟线)、8 组共 16 对超高速DP 差分对及 2 对超高速差分时钟线。通过一个 FMC+标准(VITA 57.4)子卡接口向外部提供包括 84 对高速差分线(含 4 对差分时钟线)、1 组共 2 对参考时钟线、1 组共 2 对同步时钟线、24 组共 48 对超高速DP 差分对及 6 对超高速差分时钟线。DDR 存储模块共包含 2 组共 18 颗 8bit/1GB 的DDR4 芯片(每组一颗作为 ECC 校验),总容量达到 18GB,可支持各种FMC+和FMC 的功能子板的通信或采样数据,极大地提高了整个板卡的处理性能和能力。配置电路模块支持 FPGA 程序的在线下载和 SPI FLASH 的烧写,多种时钟的选择可以方便用户进行实时多算法处理的在线测试验证。丰富的接口可以满足大部分主流需求。

版权声明:

本网仅为发布的内容提供存储空间,不对发表、转载的内容提供任何形式的保证。凡本网注明“来源:XXX网络”的作品,均转载自其它媒体,著作权归作者所有,商业转载请联系作者获得授权,非商业转载请注明出处。

我们尊重并感谢每一位作者,均已注明文章来源和作者。如因作品内容、版权或其它问题,请及时与我们联系,联系邮箱:809451989@qq.com,投稿邮箱:809451989@qq.com