您的位置:首页 > 文旅 > 旅游 > 【INTEL(ALTERA)】为什么 HPS EMAC MDIO 在路由到 Agilex™ 5 设计上的 FPGA IO 时无法工作?

【INTEL(ALTERA)】为什么 HPS EMAC MDIO 在路由到 Agilex™ 5 设计上的 FPGA IO 时无法工作?

2024/12/21 20:03:45 来源:https://blog.csdn.net/sqqwm/article/details/140387625  浏览:    关键词:【INTEL(ALTERA)】为什么 HPS EMAC MDIO 在路由到 Agilex™ 5 设计上的 FPGA IO 时无法工作?

目录

说明

解决方法


说明

由于 Quartus™ Prime Pro Edition 软件版本 24.1 中存在一个问题,当路由到 FPGA IO 时,HPS EMAC MDIO 无法按预期用于针对 Agilex™ 5 器件的设计。

您将能够在 Platform Designer 中将 MDIO 路由到FPGA IO 并生成设计而不会出错,但实际输入和输出始终为 0。

解决方法

对于 Quartus® Prime Pro Edition 软件版本 24.1,可提供修复该问题的补丁程序。通过以下链接下载并安装 0.19 补丁:

  • Quartus™ Prime Pro Edition 软件 v24.1 面向 Windows (.exe) 的 0.19 补丁
  • Quartus™ Prime 专业版软件 v24.1 面向 Linux 的 0.19 补丁 (.run)
  • Quartus™ Prime Pro Edition 软件 v24.1 补丁 0.19 (.txt) 的自述文件

计划在Quartus™ Prime Pro Edition 软件的未来版本中修复此问题。

版权声明:

本网仅为发布的内容提供存储空间,不对发表、转载的内容提供任何形式的保证。凡本网注明“来源:XXX网络”的作品,均转载自其它媒体,著作权归作者所有,商业转载请联系作者获得授权,非商业转载请注明出处。

我们尊重并感谢每一位作者,均已注明文章来源和作者。如因作品内容、版权或其它问题,请及时与我们联系,联系邮箱:809451989@qq.com,投稿邮箱:809451989@qq.com