您的位置:首页 > 健康 > 美食 > DDR3(一)

DDR3(一)

2024/12/22 11:02:41 来源:https://blog.csdn.net/weixin_45545092/article/details/134211858  浏览:    关键词:DDR3(一)

目录

    • 1 SDRAM
      • 1.1 同步动态随机存储器
      • 1.2 位宽
      • 1.3 SDRAM结构
      • 1.4 SDRAM引脚图
    • 2 SDRAM操作指令
      • 2.1 读写指令
      • 2.2 刷新和预充电
      • 2.3 配置模式寄存器
      • 2.4 读/写突发
      • 2.5 数据屏蔽

SDRAM是DDR3的基础,在学习DDR3之前,我们先来学习一下SDRAM的相关知识。

1 SDRAM

1.1 同步动态随机存储器

  • SDRAM:synchronous dynamic random access memory
  • 同步:其时钟频率与CPU前端总线的系统时钟频率相同,且内部命令的发送和数据的传输都以该时钟频率为基准
  • 动态:SDRAM是易失性存储器,需要不断刷新以保证数据不丢失
  • 随机:数据存储的位置可自由指定

1.2 位宽

  • 物理Bank = CPU位宽
  • 逻辑Bank:SDRAM内部划分的片区,一个SDRAM有多个逻辑Bank
  • 芯片位宽 = 每片SDRAM的位宽

1.3 SDRAM结构

  • 逻辑Bank
    下图为一个逻辑Bank的示意图,由7行9列构成,每个单元携带m个bit,m是芯片位宽。
    在这里插入图片描述

1.4 SDRAM引脚图

在这里插入图片描述

  • 常用引脚
名称引脚号
时钟线CLK
时钟使能CKE
行列地址A0~A11(行列地址总线共用
Bank地址BA0、BA1
数据线DQ0~DQ31
数据掩码DQM
命令总线WE#、CAS#、RAS#、CS#

在这里插入图片描述

DQM线在作用时,如果是对写操作进行数据掩码,则DQM会阻止写入,如果对读操作进行数据掩码,则会在数据读出后再屏蔽掉。

  • 其他引脚
名称引脚号
电源VDD、VSS
不连接NC

2 SDRAM操作指令

在这里插入图片描述

2.1 读写指令

  • step1:激活命令,在读写操作之前,激活行地址和bank地址
  • 行激活和Bank激活是同一个指令,激活了某一行也就激活了对应的Bank
    在这里插入图片描述
  • step 2:读写命令,列激活命令和读写指令是同时进行的
  • ACTIVE指令前需要先进行预充电,即PRECHARGE指令
    在这里插入图片描述
    在这里插入图片描述

2.2 刷新和预充电

每读/写完一次后要进行预充电以保证数据不丢失,预充电分为手动和自动。刷新和预充电的区别在于刷新具有周期性和全面性。周期性指的是每隔多少ms进行一次刷新,全面性指的是对所有bank进行刷新。

2.3 配置模式寄存器

  • 下图是配置模式寄存器在SDRAM操作时序中的位置
    在这里插入图片描述
    在这里插入图片描述
    CL:从列地址激活到数据出现在IO上的延迟,读数据时的CL:
    在这里插入图片描述

2.4 读/写突发

在这里插入图片描述
在这里插入图片描述

2.5 数据屏蔽

  • 写数据屏蔽和读数据屏蔽的区别
    在写数据屏蔽时,会直接将写数据屏蔽掉,让数据写不进去。在读数据的过程中,无法直接屏蔽(无法阻止数据读出,但读出数据之后会通过读数据寄存器,将不想要的数据屏蔽掉。
  • 写入/读出数据时,DQM的区别
    写入数据时,DQM为低时的数据被写入,DQM拉高时数据被屏蔽。
    读出数据时,DQM有CL的延迟。
    在这里插入图片描述

版权声明:

本网仅为发布的内容提供存储空间,不对发表、转载的内容提供任何形式的保证。凡本网注明“来源:XXX网络”的作品,均转载自其它媒体,著作权归作者所有,商业转载请联系作者获得授权,非商业转载请注明出处。

我们尊重并感谢每一位作者,均已注明文章来源和作者。如因作品内容、版权或其它问题,请及时与我们联系,联系邮箱:809451989@qq.com,投稿邮箱:809451989@qq.com